Search Results:

12비트, 6 GSPS, JESD204B/JESD204C 듀얼 ADC

▶ 유연한 재구성 가능 공통 플랫폼 설계 ▶ 채널당 단일, 이중 및 쿼드 대역 지원 ▶ 데이터패스 및 DSP 블록은 완전히 바이패스 가능 ▶ 멀티칩 동기화가 가능한 온칩 PLL ▶ 오프칩 PLL을 위한 외부 RFCLK 입력 옵션 ▶ 최대 12GHz의 클럭 입력 주파수 지원 ▶ 최대 6GSPS까지의 ADC 샘플 속도 ▶ 8GHz까지 사용 가능한 아날로그 대역폭 ▶ JESD204C를 사용하여 최대 6 GSPS의 데이터 전송 속도 ▶ 노이즈 밀도: -153dBFS/Hz ▶ 6 GSPS에서 ADC AC 성능, 2.7GHz, -1dBFS에서 입력 ▶ 최대 사인파 입력 전압: 1.475V p-p ▶ 소음 수치: 25.3dB ▶ HD2: -70 dBFS ▶ HD3: -68 dBFS ▶ 최악의 기타(HD2 및 HD3 제외): -84 dBFS ▶ 다양한 디지털 기능 ▶ 선택 가능한 소멸 필터 ▶ 구성 가능한 DDC ▶ 8개의 미세 복합 DDC 및 4개의 거친 복합 DDC ▶ DDC당 48비트 NCO ▶ 미세 및 거친 DDC를 바이패스하는 옵션 ▶ 수신 평준화를 위해 프로그램 가능한 192-tap PFIR 필터 ▶ GPIOx 핀을 통해 로드된 4가지 프로파일 설정 지원 ▶ 데이터패스당 프로그래밍 가능한 지연 ▶ AGC 지원 받기 ▶ AGC 제어를 위한 짧은 대기 시간으로 신속한 감지 ▶ 느린 AGC 제어를 위한 신호 모니터 ▶ 전용 AGC 서포트 핀 ▶ 보조 기능 ▶ 빠른 주파수 깡충깡충 뛰기 ▶ 선택 가능한 분할 비율을 가진 ADC 클럭 드라이버 ▶ 온칩 온도 모니터링 유닛 ▶ 유연한 GPIOx 핀 ▶ SERDES JESD204B/JESD204C 인터페이스, 최대 24.75Gbps의 8개 레인 ▶ 8차로 JESD204B/JESD204C 송신기(JTX) ▶ 최대 15.5Gbps에 대한 JESD204B 준수 ▶ 최대 24.75Gbps에 대한 JESD204C 준수 ▶ 실제 또는 복잡한 디지털 데이터 지원(8비트, 12비트, 16비트 또는 24비트)

최대 800MHz SARC+ DSP(640KB L1, 512KB 공유 L2 SRAM, 120-lead LQFP_EP)

SARC+ 핵심 인프라 ▶ 600(최대) 또는 800MHz(최대) 코어 클럭 주파수 ▶ 640KB 온칩 레벨 1(L1) SRAM 메모리(패리티 포함)로 짧은 지연 시간 성능 향상 ▶ 32비트, 40비트 및 64비트 부동 소수점 지원 ▶ 32비트 고정점 ▶ 바이트, 짧은 단어, 단어, 긴 단어 주소 메모리 ▶ 512KB 온칩 레벨 2(L2) SRAM(ECC 보호 기능 포함) - 많은 사용 사례에서 외부 메모▶ 리 불필요 시스템 저전력에 최적화된 1레벨 3(L3) 인터페이스로 DDR3(1.35V 지원 DDR3L 장치 지원) SDRAM 장치에 16비트 인터페이스 제공 고급 하드웨어 가속기 ▶ 코어 클럭 주파수로 실행되는 향상된 FIR/IIR 오프로드 엔진을 통해 처리 성능 향상 ▶ OTP를 사용하는 보안 암호화 엔진 강력한 DMA 시스템 다음을 포함한 혁신적인 디지털 오디오 인터페이스(DAI) ▶ TDM 및 I2S 모드를 지원하는 8배 전체 SPORT 인터페이스 ▶ 2배 S/PDIF Rx/Tx, 8개의 ASRC 쌍 ▶ 4배 정밀 시계 생성기 ▶ 24 버퍼 기타 주변 연결/인터페이스: ▶ 2x 쿼드 SPI, 1x 옥탈 SPI ▶ MLB 3핀 ▶ I2C 4배, UART 2배 ▶ 범용 타이머 6배, 범용 카운터 1배 ▶ 감시 타이머 2배 ▶ 2ch 12비트 하우스키핑 ADC ▶ GPIO 핀 22개, DAI 핀 24개 ▶ 열 센서 패키지 ▶ 14mm x 14mm 120-리드 LQFP_EP 추가 기능 ▶ 보안 및 보호 ▶ 암호화 하드웨어 가속기 ▶ IP 보호를 통한 빠른 보안 부팅 ▶ 최대 1GHz를 실행하는 향상된 FIR 및 IIR 가속기 ▶ 자동차 용도에 적합한 AEC-Q100